Zur Kurzanzeige

Development of the readout for the IBL Upgrade Project of the ATLAS Pixel Detector

dc.contributor.advisorQuadt, Arnulf Prof. Dr.de
dc.contributor.authorKrieger, Ninade
dc.date.accessioned2012-12-05T16:00:17Zde
dc.date.accessioned2013-01-18T13:29:36Zde
dc.date.available2013-01-30T23:50:56Zde
dc.date.issued2012-12-05de
dc.identifier.urihttp://hdl.handle.net/11858/00-1735-0000-000D-F095-Ede
dc.identifier.urihttp://dx.doi.org/10.53846/goediss-2610
dc.identifier.urihttp://dx.doi.org/10.53846/goediss-2610
dc.identifier.urihttp://dx.doi.org/10.53846/goediss-2610
dc.description.abstractBis 2022 wird die LHC Luminosität in verschiedenen Phasen erhöht. Die daraus resultierende Okkupanz verschlechtert die Leistung des aktuellen Pixel Detektors. Um während des LHC Upgrades weiterhin eine gute Performance zu gewährleisten, wird eine vierte Pixellage in den jetzigen ATLAS Pixel Detektor eingeschoben. Ein neuer FE-I4 Auslesechip und eine neue Datenauslesekette werden benötigt, um die erhöhte Spurdichte und die daraus resultierende größere Daten-Bandbreite zu verarbeiten. Dies beinhaltet unter anderem eine neue Auslesekarte: den IBL ROD. Eine Komponente dieser Karte ist der DSP, der Kommandos für den FE-I4 Chip erstellt und ebenfalls erneuert werden muss. In dieser Arbeit werden erste Tests des IBL ROD Prototypen vorgestellt. Eine korrekte Kommunikation zwischen dem DSP und seinen externen Speichern wird verifiziert. Darüber hinaus wird die Implementation für einen IBL DSP Code beschrieben und getestet. Darin enthalten ist die erste Konfiguration des FE-I4 mit einem IBL ROD. Weiterhin wird eine funktionierende Kommunikation zwischen dem SDRAM des Histogrammierers und dem Eingangs-FIFO auf dem IBL ROD gezeigt.de
dc.format.mimetypeapplication/pdfde
dc.language.isoengde
dc.rights.urihttp://creativecommons.org/licenses/by-nc-nd/3.0/de
dc.titleDevelopment of the readout for the IBL Upgrade Project of the ATLAS Pixel Detectorde
dc.typedoctoralThesisde
dc.title.translatedEntwicklung einer Auslesekette für das IBL Upgrade Projekt des ATLAS Pixel Detektorsde
dc.contributor.refereeQuadt, Arnulf Prof. Dr.de
dc.date.examination2012-09-28de
dc.subject.dnb530 Physikde
dc.subject.gokRDE 000de
dc.description.abstractengThe LHC luminosity is upgraded in several phases until 2022. The resulting higher occupancy degrades the detector performance of the current Pixel Detector. To provide a good performance during the LHC luminosity upgrade, a fourth pixel layer is inserted into the existing ATLAS Pixel Detector. A new FE-I4 readout chip and a new data acquisition chain are required to cope with the higher track rate and the resulting increased bandwidth. Among others, this includes a new readout board: the IBL ROD. One component of this board is the DSP which creates commands for the FE-I4 chip and has to be upgraded as well. In this thesis, the first tests of the IBL ROD prototype are presented. A correct communication of the DSP to its external memory is verified. Moreover, the implementations for an IBL DSP code are described and tested. This includes the first configuration of the FE-I4 with an IBL ROD. In addition, a working communication with the Histogrammer SDRAM and the Input FIFO on the IBL ROD are demonstrated.de
dc.contributor.coRefereeGroße-Knetter, Jörn PD Dr.de
dc.contributor.thirdRefereeFrey, Ariane Prof. Dr.de
dc.subject.topicPhysicsde
dc.subject.gerDetektorphysikde
dc.subject.gerDatenauslesede
dc.subject.gerHochenergiephysikde
dc.subject.gerDSPde
dc.subject.gerCERNde
dc.subject.gerATLAS Pixel Detektorde
dc.subject.engDetectorphysicsde
dc.subject.engData Acquisitionde
dc.subject.engHigh Energy Physicsde
dc.subject.engDSPde
dc.subject.engCERNde
dc.subject.engATLAS Pixel Detectorde
dc.subject.bk33.56de
dc.identifier.urnurn:nbn:de:gbv:7-webdoc-3824-6de
dc.identifier.purlwebdoc-3824de
dc.affiliation.instituteFakultät für Physikde
dc.identifier.ppn73984735Xde


Dateien

Thumbnail

Das Dokument erscheint in:

Zur Kurzanzeige